论文部分内容阅读
FIR 滤波器是基于多相滤波的正交数字下变频的重要组成部分。本文介绍多相滤波的正交数字下变频的结构及FIR滤波器在其中的作用;在讨论FIR 滤波器设计理论和结构的基础上,对几种FIR滤波器的实现结构进行分析和比较;结合在高速正交数字下变频中的应用,提出一种并行的FIR滤波器实现结构,可以将工作时钟降为数据速率的一半且不丢失数据:并利用高性能FPGA芯片及仿真软件进行了仿真验证。仿真结果表明,采用文中提出的FIR 滤波器实现结构,可以满足高速实时性的要求。