高速时钟相关论文
目前在大多数应用中,高速计算的必要性增加了对高性能、高速处理器的需求。然而,由于电路器件的寄生电容,在芯片的有限面积上分布......
根据数字系统的高速同步时钟需求,提出了基于触发同步与高精度延迟补偿技术相结合的原理实现分频时钟与源时钟信号的精密同步的方......
设计并实现了一种2.5Gbit/s的信号发生器。利用锁相环技术将155.52MHz的信号倍频到2.5GHz,再把该信号作为时钟输入到伪随机序列发生模块......
随着高速数字电路的快速发展,信号完整性验证的重要性日益凸现,着重讲述在设计后期,如何通过有效的信号完整性测试,保证CPU时钟的......
超高速A/D转换器对精准的时钟电路提出严格要求,时钟抖动是影响其精度的重要因素。文章在分析时钟抖动对A/D转换器的影响后,介绍了......
为了解决高速数字系统中存在的时钟精度、稳定度不高的问题,提出了用ICSI公司的通用时钟芯片ICS8430作为时钟源的方法。首先比较了......
文章采用10MHz高稳晶振、集成VCO的低相位噪声锁相环芯片HMC832及高速时钟发生芯片HMC1035,实现具有亚皮秒级抖动性能的25MHz~2.5GH......
本文就基于100Gbps光传输网络的RS(255,239)译码问题,给出了一种并行译码的电路实现设计方案。该设计方案在充分考虑100Gbps光传输......
高速高分辨率CMOS D/A转换器是软件无线电SOC芯片的最核心IP核之一,也是现代移动通信、宽带成像雷达和现代无线网络等系统的关键部......
本论文采用中芯国际0.18μm混合信号CMOS工艺库设计了一种12位分段电流舵结构D/A转换器IP核。采用5+3+4的分段方式,高五位和中间三......
锁相环在时钟频率合成、通信同步等许多领域里都是一个非常重要的关键部件。对其在SOC芯片中的应用,尤其是在低带宽、高性能的要求......
该文重点分析了高速数模混合电路多时钟系统EMC设计方法,从布局布线、屏蔽效能和阻抗匹配等综合手段优化了PCB的布层布局方案,同时......
本文采用博亚20MHz高稳定度晶体振荡器、集成VCO的低相位噪声锁相环时钟芯片LMX2531、高精度时钟扇出器HMC987LP5E和多阶低通滤波......