论文部分内容阅读
文章采用10MHz高稳晶振、集成VCO的低相位噪声锁相环芯片HMC832及高速时钟发生芯片HMC1035,实现具有亚皮秒级抖动性能的25MHz~2.5GHz宽带时钟发生器设计。文中给出了该时钟发生器的原理框图,并详细论述了降低时钟抖动的方法。该时钟电路已应用于某总线综合测试仪的OTN模块中,实际测试及工程应用均表明,整体指标达到设计要求。