基于全状态伪随机序列的BIST设计

来源 :电子器件 | 被引量 : 0次 | 上传用户:wwtrust
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
全状态伪随机序列发生器(ASPRG)是在FSR的基础上,通过修改其反馈函数而得到,其最大的优点就是利用了移位寄存器的全部状态,序列最大长度为2^n。本文首先推导得到4位和8位ASPRG的反馈网络函数,在此基础上应用ASPRG进行内建自测试(Build In Self Test)设计并优化电路结构,ASPRG既作为测试信号发生器,而它的另一种工作模式则作为特征分析使用。这样不仅简化了BIST设计,同时降低了功耗,具有较高的现实意义。
其他文献
阐述了终身教育的概念及其与图书馆的关系,指出图书馆是终身教育的最佳场所,从加强文献信息资源建设、开展形式多样的活动、发挥图书馆的教育职能和情报职能等方面提出了图书
Viterbi算法是卷积码的最优译码算法.设计并实现了一种高速(3,1,7)Viterbi译码器,该译码器由分支度量单元(BMU)、加比选单元(ACSU)、幸存路径存储单元(SMU)、控制单元(CU)组
介绍了基于超宽带(UWB)通信系统的(2,1,6)卷积码和Viterbi译码基本原理,设计了串行Viterbi译码器及各个子模块实现电路,采用Altera公司的Apex20ke系列FPGA来综合实现。完成了Viterbi
随着计算机技术及网络技术的飞速发展,企业规模的不断扩大,以及企业内外环境因素的变化,要求企业信息系统不仅仅是用来代替传统的手工作业,关键在于获得营销工作所需的信息,在于加
基于单电子晶体管(SET)的I-V特性和CMOS数字电路的设计思想,提出了一种由28个互补型SET构成的全加器电路结构.该全加器优点为:简化了"P-SET"逻辑块;通过选取一组参数使输入和