论文部分内容阅读
在低速的数据采集系统中,往往采用单片机或者DSP进行控制;而图像采集通常由图像采集卡和计算机共同完成,整个图像采集系统功耗大,体积大。针对这些问题,提出了一种基于FPGA的SOPC的图像采集模块的设计,主要的控制逻辑由硬件完成,速度快、成本低和灵活性强。采用了可定制嵌入式系统NIOS为处理器核心,配以高速CMOS器件的驱动器和SRAM控制器,形成了一个小型化,可方便升级的可编程图像采集系统。