切换导航
文档转换
企业服务
Action
Another action
Something else here
Separated link
One more separated link
vip购买
不 限
期刊论文
硕博论文
会议论文
报 纸
英文论文
全文
主题
作者
摘要
关键词
搜索
您的位置
首页
期刊论文
基于PowerDynamo的Web应用技术研究
基于PowerDynamo的Web应用技术研究
来源 :微计算机信息 | 被引量 : 0次 | 上传用户:dayongxue
【摘 要】
:
介绍了PowerDynamo的工作原理,以及在PowerBuilder开发环境中基于PowerDynamo、Jaguar CTS建立Web应用的技术,详细说明了如何使用PowerBuilder创建Web target站点、创建网页及
【作 者】
:
张益星
罗敬
【机 构】
:
湖南工程学院计算机科学与技术系
【出 处】
:
微计算机信息
【发表日期】
:
2007年04X期
【关键词】
:
PowerDynamo应用服务器
Web数据窗口
WEB
TARGET
PowerDynamo Application Server
Web DataWind
下载到本地 , 更方便阅读
下载此文
赞助VIP
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了PowerDynamo的工作原理,以及在PowerBuilder开发环境中基于PowerDynamo、Jaguar CTS建立Web应用的技术,详细说明了如何使用PowerBuilder创建Web target站点、创建网页及编写脚本。
其他文献
FPGA在运动控制系统中的设计
本文是在基于ARM+FPGA的硬件平台上进行嵌入式运动控制系统的设计,ARM实现应用管理,FPGA实现插补运算,发出脉冲到伺服驱动系统,形成运动指令控制伺服电机运转等。文中对FPGA模
期刊
嵌入式系统
运动控制系统
ARM
FPGA
Embedded system
Motion Control System
ARM
FPGA
基于UKF的车辆组合定位
针对车辆全球定位系统与航位推算结合的组合定位系统,建立了系统的模型。由于观测方程的非线性,采用UKF滤波方法,避免了EKF方法的线性化近似过程,提高了算法的收敛速度和车辆定位
期刊
组合定位
EKF方法
UKF方法
定位精度
integrated positioning
EKF
UKF
positioning precision
基于图像处理的车辆通行管理系统设计
随着汽车数量的增多,车辆的通行管理日趋繁重和复杂。本文基于数字图像处理技术设计了一智能车辆通行管理控制系统。将一些先进的数字图像处理技术应用于本系统中,提高了系统
期刊
目标检测
颜色空间变换
车牌定位
车牌识别
object detection
color space change over switching
vehic
补佳乐配伍黄体酮治疗不规则阴道流血的疗效分析
目的:分析在不规则阴道流血患者中应用补佳乐配伍黄体酮治疗的临床效果。方法:择取2017年1月~2018年1月某院收治的90例不规则阴道流血患者,随机将所选患者分成对照组和研究组
期刊
补佳乐
黄体酮
不规则阴道流血
疗效
挑筋割脂埋线疗法治疗胃下垂疗效观察
目的:观察挑筋割脂埋线疗法治疗胃下垂的临床效果.方法:将100例患者随机分为挑筋割脂埋线疗法治疗组及电针对照组进行对照观察.结果:治疗组治愈率及总有效率均优于对照组(P<0
期刊
挑筋割脂埋线疗法
治疗
胃下垂
疗效观察
Visceroptosis/ther Stomach Diseases/ther Pricking Therapy E
IME6400在图像数据压缩中的应用
该文介绍了利用韩国INTIME公司的压缩芯片IME6400,设计并实现了基于MPEG-4的图像压缩系统。静止的图像采用较低的码流,运动的图像采用较高的码流的可变码流压缩方法,在相同环境和相同码流的条件下,与采用其他压缩算法的系统相比,具有画面质量高,相同的画面进行网络传输实时性好等优点。
期刊
可变码流
MPEG-4
IME6400
Variable bit rate
MPEG-4
IME6400
基于FPGA小波的数字信号成形
本文首先回顾了基于小波分析理论的基带波形成形理论,提出了基于FPGA的实现结构。采用Altera的Cyclone(EP1C12Q240C6)进行实现。利用Quartus5.0和进行结构设计和仿真。结果证明
期刊
小波
基带成形
FPGA
Quartus5.0
Wavelet Function
Base Band Shaping
FPGA
Quartus
基于FPGA的(3,6)LDPC码并行译码器设计与实现
本文基于Altera的FPGA(StatixⅡ-EP2S30F484C3)架构,实现了码率为1/2,帧长为1008bits的规则(3,6)LDPC码译码器。所采用的最小-和算法相对于传统的和-积算法在不损失译码性能的前
期刊
LDPC码
校验矩阵
最小和算法
FPGA
LDPC codes
Parity check matrix
Min-sum algorithm
FPGA
其他学术论文