论文部分内容阅读
Σ-Δ模数转换器因其线性度好、精度高、功耗低等优点而被广泛应用在视频、多媒体、地震勘测仪器、声纳、电子测量和中等分辨率的系统中。目前,多位量化的高精度Σ-Δ模数转换技术是人们研究的热点,而国内在模数转换器方面的研究还处于开始起步阶段。对Σ-Δ模数转换器体系结构的研究和设计水平与国外的先进水平相比存在很大差距,需要我们加强在Σ-Δ模数转换技术上的研发力度,研究拥有自主知识产权的Σ-Δ模数转换器。因此,对多位Σ-Δ模数转换技术的研究无论在学术上还是经济上都有着非常重要的意义。本文详细阐述了Σ-Δ型转换器的基本原理、结构以及多位量化Σ-Δ模数转换器设计的关键技术。在研究Σ-Δ型模数转换器各种结构的基础上,重点研究了多位量化结构,讨论了多位量化器位数与Σ-Δ模数转换器精度的关系。并利用多位量化Σ-Δ模数转换技术设计了24位多位量化Σ-Δ模数转换器。在系统级设计过程中,首先是Σ-Δ调制器的系统设计,根据Σ-Δ调制器的相关知识,确定了Σ-Δ调制器的参数和结构,并运用MALTAB和Simulink进行了建模和仿真验证,确定Σ-Δ调制器为三位量化的单环三阶CIFB (Cascade-of-integrators, feed-back form)结构,过采样率为256。其次是数字抽取滤波器,根据Σ-Δ调制器的性能要求选择了数字抽取滤波器的结构与类型,整个抽取滤波器采用梳状滤波器和两级半带滤波器级联的结构实现。依据系统性能的要求,在MALTAB中设计了梳状滤波器和半带滤波器。最后,在Simulink中搭建了多位Σ-Δ模数转换器的系统模型并进行了仿真,由仿真结果可知,本文所设计的多位Σ-Δ模数转换器有效位数为24bit,信噪比为144dB,验证了多位量化结构的合理性。通过对多位Σ-Δ模数转换器的系统级设计,确定了Σ-Δ调制器和数字抽取滤波器的设计参数及结构,依据这些参数,选择合适的器件和运算放大器,通过分立元器件对Σ-Δ调制器进行了电路设计,包括三阶积分器、3bit量化器和3bit反馈DAC;在FPGA上进行了数字抽取滤波器的实现,编写了数字抽取滤波器的Verilog代码。