论文部分内容阅读
在飞行器的设计过程中,飞行试验是其中非常重要的一个环节。飞行试验过程中各种状态信号的实时记录对飞行器技术指标的评估和性能的改进起到重要的作用。同时试验环境复杂且恶劣,设备需要在各种情况下正常的运行,这对飞行器的高速数据存储器设计提出了极大地挑战。本文通过对高速数据存储器的国内外现状分析,结合该课题的实际任务背景,提出了针对该课题的高速数据存储器的设计方案,并对其硬件电路模块的技术要点和实现方法进行了详细的描述。采用视频的高速LVDS接收芯片DS90CF388VJD实现了对3路回波数据的接收,单路的最高传输速率可达2.88Gb/s。采用标准的FIFO读写接口设计SDRAM控制逻辑,提高了逻辑的易用性和可移植性。提出了一种对SDRAM读写之前进行刷新的方法,有效的消除了读写操作与刷新操作冲突而导致的数据丢失问题。本设计中,采用大容量、非易失的高CF卡对3通道回波数据和1通道遥测数据进行存储,实现了总计49GB的存储容量。通过更换大容量存储器,存储容量最大可达512GB。通过高速的USB2.0接口,实现了计算机对上述4通道数据的读取。实际中数据平均上传速度为16MB/s。最后对该设备的各种性能和技术指标进行了测试。高速数据存储器能够适应各种恶劣复杂的工作环境,且扩展性良好。在现有电路的基础上,通过更换不同容量和速度的CF卡,能够灵活的实现存储容量和读写速度的调整。目前该设备已经成功的完成了飞行试验,性能优秀,工作可靠,为飞行器的试验提供了坚实的技术保障。