论文部分内容阅读
台标,代表了一个电视台的形象,在电视播出中起着重要作用。台标发生器是电视播出系统中不可缺少的部分,连接在键控混合器上或播出切换台上或直接串接在最后节目输出上。进入21世纪以来,高清数字电视正在逐步替代标清数字电视,这对台标发生器的设计提出了更高的要求。为了满足电视技术及电子技术的发展需求,论文对基于FPGA的高清数字台标系统进行研究。论文采用现代电子系统设计的EDA技术,研究了基于xilinx公司的spartan-6系列FPGA芯片的数字台标系统的设计方法,设计出了以FPGA作为系统主控芯片的高清数字台标发生器。系统主要包括台标低速非易失存储模块、台标数据缓存模块、台标高速存储模块、数字合成模块、外同步模块以及HD-SDI发送模块。传统台标发生器使用FLASH存储器实现台标数据的存储,但高清数字视频码率高达1.485Gbps,单片FLASH难以实现如此高的码率。为了解决高清数字台标发生器台标数据高速非易失存储的问题,论文中的系统采用了二次存储的解决方案。首先采用低速FLASH来实现台标图像数据的存储,以避免系统掉电后台标数据丢失的问题;其次采用DDR2进行高速存储来匹配高清数字视频高达1.485Gb/s的码率。另外,为了提高系统的稳定性,外同步信号的提取、台标填充信号及键信号的串化及编码都通过专用芯片来实现。硬件逻辑功能设计在xilinx公司的ISE13.1平台上用verilog语言编程实现,完成了DDR2控制器、数据缓存、数字合成、系统外同步等主要功能。最后完成了在测试平台上对系统中FPGA各模块设计进行综合仿真及台标填充信号的输出测试,经测试证明该系统具有稳定的台标填充信号和键信号输出。高清数字台标系统基于FPGA进行开发,处理速度快且便于系统升级,降低了研发成本,缩短了开发周期,体现了FPGA设计实时性和灵活性,具有较强的竞争力及实用价值。图56幅,表6个,参考文献67篇。