基于VHDL的浮点FFT的简化流程设计

来源 :中国信息化·学术版 | 被引量 : 0次 | 上传用户:juanzi0666
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  [摘要]本文主要研究通过用VHDL实现数字信号处理的核心技术中的快速傅立叶变换FFT。快速傅里叶变换[Fast Fourier Transfnrill,FFT]并不是与离散傅里叶变换不同的另一种变换,而是为了减少DFT计算次数的一种快速有效的算法。FFT可以使DFT运算效率提高1~2个数量级。如今,FFT算法已经被广泛地应用于雷达,语音,图像处理,通讯(2G,3G,4G)等领域。本文采用的是DIT FFT算法,即按时间抽取(Decimation In Time,DIT)FFT算法由于采用浮点运算,大大的提高了运算的精度。
  [中图分类号]TN911.72 [文献标识码]A [文章编号]1672-5158(2013)06-0003-01
其他文献
中国遵守对美国的承诺,自2011年7月1日起已停止执行自主创新产品政府采购的三个文件。WTO《政府采购协议》(GPA)是国际性政府采购贸易的权利与义务框架。虽然中国不是GPA的签