论文部分内容阅读
讨论了目前各种先进的采样/保持电路结构,基于底极板(Bottom Plate)采样技术和引导开关技术,设计了一种新型的全差分开关电容双采样保持放大器,有效地消除了电荷注入和时钟馈通效应,并保证了较高的单位增益频率、采样速率和信号建立时间.电路设计基于TSMC 0.35μm CMOS工艺Bsim3模型,并采用Hspice工具对设计进行了仿真验证.