基于FPGA的RS译码器的设计与实现

来源 :中国传媒大学学报(自然科学版) | 被引量 : 2次 | 上传用户:wenfei87827
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
采用改进型Berlekamp_Massey(RiBM)算法设计并实现了基于FPGA的符合DRM_DCP接口协议的RS(255,207)译码器,可实现对每个码字(255个码元)中不多于24个码元的错误进行纠正。此外,介绍了设计中所采用的一种层次化数字信号处理IP的设计流程,可有效的提高设计和验证的效率。
其他文献
U—Boot是一个功能强大、稳定可靠的Bootloader开源软件。本文介绍了U—Boot的启动流程,给出了其在基于ARM7TDMI内核的S3C44BOX开发板平台上的移植方法与要点,并在此平台上利用
文章分析了自适应调制算法在MIMO—OFDM系统重的应用,然后对该算法在OFDM系统中的性能进行了仿真,结果证明该自适应算法的确能够有效的利用频谱资源,提高系统传输的可靠性。
介绍了DCT域转码的原理,并提出了在DCT域进行转码的一种算法,主要包括在DCT域中进行运动补偿,降低空间分辨率以及运动矢量的重新估计和选择宏块编码模式的算法.