基于FPGA的八通道高速ADC的时序设计

来源 :电讯技术 | 被引量 : 0次 | 上传用户:ashlilani3
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
针对八通道采样器AD9252的高速串行数据接口的特点,提出了一种基于FPGA时序约束的高速解串方法。使用Xilinx公司的FPGA接收高速串行数据,利用FPGA内部的时钟管理模块DCM、位置约束和底层工具Planahead实现高速串并转换中数据建立时间和保持时间的要求,实现并行数据的正确输出。最后通过功能测试和时序测试,验证了设计的正确性。此方法可适用于高端和低端FPGA,提高了系统设计的灵活性,降低了系统的成本。
其他文献
<正> 1概述 水泥生料制备多采用传统的球磨机,但近年来菜歇磨的应用也越来越多,其在水泥生产中的地位
不知道有没有“砖家”做过调查,目前在中国,有几台电脑上没有装QQ,网民中有几个人没有QQ号。而当我们申请了新的QQ号,想把旧号里的好友全部转移到新号上,需要挨个重新添加,工作量实在是太大了。 本文为全文原貌 未安装PDF浏览器用户请先下载安装