双FIFO的LBE总线与Avalon总线的接口系统设计

来源 :单片机与嵌入式系统应用 | 被引量 : 0次 | 上传用户:junar
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了实现LBE总线与 Avalon总线设备之间跨时钟域数据交换, 设计了桥接在两种总线间的接口IP软核.利用Verilog硬件描述语言的层次化设计方法, 设计了接口IP核的底层模块, 其中包括命令FIFO模块、 状态FIFO模块、 LBE总线端接口模块和 Avalon总线端接口模块.在FPGA硬件平台上, 进行两种总线间的双向数据传输实验.结果表明,采用双FIFO的LBE总线与 Avalon总线接口系统满足设计要求, 能够实现数据的稳定可靠交换.
其他文献
10月18日-22日,全国总工会第十六次代表大会在北京人民大会堂隆重召开,习近平、李克强、张德江、俞正声、王岐山、张高丽等党和国家领导人到会祝贺,中央政治局常委、书记处书
当前全球性金融危机带来的大量的金融不良资产,其处置方式和进行前瞻性的设计更为重要,运用拍卖机制进行金融资产的分配,以及在金融不良资产产生后的拍卖方式和拍卖的作用都
通过文献资料、田野调查、录像分析、问卷调查等方法,以羌族舞蹈动作元素为对象,开发利用羌族传统文化,创编具有羌舞特色的广播操。结果显示:经过弱化舞强化操的改造,民族民间
磁贴白板笔(Pick Up)将普通白板笔的两端变成了磁贴,于是,白板笔将可以顺手吸在白板上面,而且是最顺手的45度角,方便取用和收纳。
电力控制保护设备通常需要实现两类功能:复杂的通信和人机接口;高实时性计算能力。本方案在同一片ARM Cortex-A9双核处理器芯片的不同核心上实现并行运行Linux操作系统和裸机