论文部分内容阅读
本文设计了一种应用于集成稳压器的新型误差放大电路,其核心部分采用对称性的差分运算跨导(OTA)结构,并通过嵌套密勒补偿和动态频率补偿技术,显着改善了其性能指标.采用Hynix0.5 μ m CMOS Hspice模型进行仿真后表明,此款带隙基准电路在较宽的频带范围内,增益高于60dB,共模抑制比(CMRR)和电源抑制比(PSRR)为70dB左右.