论文部分内容阅读
为了解决MELTAC平台核级数字化控制系统(digital control system,DCS)中央处理单元(central processing unit,CPU)负荷超技术指标问题,调查研究了CPU负荷的处理机理,在不增加DCS响应时间的情况下找到可以降低负荷的环节;分析明确了主备和平行两种不同结构冗余系统的CPU数据跟踪方式,规避可能造成的无扰切换试验失败的风险;统计计算了反应堆保护组机柜剩余的可扩展输入输出(input/output,IO)的数量,为后续DCS改造创造便利条件;清查梳理了CPU中