卷积码编码及其Viterbi译码算法的FPGA实现

来源 :信息与电子工程 | 被引量 : 0次 | 上传用户:lzyrock
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
探讨了卷积码编码及其Viterbi译码算法的FPGA(Field-Programmable GateArray)实现,根据编码器的结构,分别采用了有限状态机转换的编码法和基于流水线结构的状态转换译码法,有效地提高了编译码的速度.最后给出了(2,1,2)卷积码的编码及其Viterbi译码算法的实验仿真结果.
其他文献
由于TCP/IP协议的开放性,入侵检测网络安全技术备受业界人士的关注。为了研究在未来高速IPv6互联网中的入侵检测技术,通过分析传统入侵检测系统的局限性,论证了在IPv6环境下采用
温州市场经济活跃,产业结构复杂,存在较多的公共卫生安全问题,比较突出的有食品卫生、职业病危害及医疗市场等问题。如2004年安徽劣质奶粉事件和温州就有较大的关系,2004年该市共
慢性胰腺炎(chronic pancreatitis,CP)是一种不同因素造成的以反复性或持续性腹痛及进行性胰腺功能不全导致胰腺内、外分泌功能丧失的疾病。慢性胰腺炎临床症状无特异性,早期诊断
文章对虚拟仪器技术和图形化编程语言LABVIEW作了简要介绍,同时从教学实例中说明虚拟仪器和LABVIEW在模拟电子技术实验中的具体应用。