论文部分内容阅读
提出一种适用于高动态BDS/GPS联合接收机的基带芯片结构设计,主要包括兼容BDS/GPS的通用C/A码发生器模块、载波NCO模块、码NCO模块和捕获跟踪通道支路结构的设计。该设计可以节约硬件资源,提高卫星信号捕获速度和接收机动态范围。在软件仿真和FPGA原型验证的基础上,设计实现了一款BDS/GPS联合接收机基带芯片,实际样片测试结果验证了设计的有效性。