嵌入式协处理器中除法和平方根计算的整合设计

来源 :计算机研究与发展 | 被引量 : 0次 | 上传用户:BFM_99
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
在浮点处理元中串行实现除法和平方根计算虽然速度慢,但设计简单规则,占用资源少,有利于嵌入式的应用.结合嵌入式协处理器LSC87的研制,给出了串行实现除法和平方根计算的基4 SRT算法,介绍了确定SRT选择常数过程中不确定区域的验证方法;给出了除法与平方根计算可共用的基4 SRT查询表设计;同时讨论了迭代冗余结果向非冗余二进制的转换.本协处理器设计最大限度地利用了通用数据路径来完成SRT算法的实现,节约了设计资源,并缩短了迭代时间.
其他文献
元计算系统是可以作为虚拟的整体而使用的地理上分散的异构计算资源,这些资源包括计算机、数据库和昂贵仪器等.元计算系统在硬件和软件方面均有异构性,适合具有不同内在并行
将我国城市低保制度定位成一种托底性社会救助政策,通过分析其实践中的供给要素及运行机制,提出低保制度向着目标理念转型、责任主体互融和职能结构优化的演化逻辑,由此进行