论文部分内容阅读
设计了一种基于0.7 μm 的InP HBT 工艺设计的12 位8GSps 的电流舵型数模转换器(DAC).采用双采样技术,将输出采样率提高为时钟频率的两倍.并且将双采样开关与电流开关分离以减小码间串扰.借鉴常开电流源法改进了电流源开关结构.新的结构增大了输出阻抗和稳定性,抑制了谐波失真,提高了芯片动态性能.通过仿真结果得到,这款芯片功耗2.45 W,实现了0.4 LSB 的微分非线性误差(DNL)和0.35 LSB 的积分非线性误差(INL).低频下无杂散动态范围(SFDR)为71.53 dBc,信号频