论文部分内容阅读
提出了一个开关级模型来估算在不同布线结构参数(输入端口和输出端口的连接块复杂度)下现场可编程门阵列(FPGA)在动态重构(RTR)工作状态下的功耗,并对基于查找表(LUT)和逻辑块结构的FPGA,给出了用于估计电容的FPGA基元等效电路.在功耗估计部分考虑了动态重构下被激活逻辑块的统计分布,使用改进型fpgaEva-LP构架,同时分析电容和开关转换频率,进而估算出功耗,并得出了连接块的复杂度与功耗的关系.结果表明,合理地选择连接块的复杂度可以有效地降低功耗.