一种SoC芯片在Magma Talus下的物理实现

来源 :中国集成电路 | 被引量 : 0次 | 上传用户:m168471863
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文介绍了一种SoC芯片架构,及其在0.18μmCMOS工艺上以Talus为主导EDA工具的物理实现。该芯片包含41个时钟域,4种低功耗工作模式,2个相互隔离的1.8V内部电源域,约有65万个标准单元,94个宏模块,250个pad,合计约900万个逻辑等效门,3600万个晶体管,芯片面积10.5mm×10.5μm。
其他文献
"2009’海西国际集成电路设计产业高峰论坛暨中国半导体行业协会集成电路设计分会年会"于12月2-4日在厦门国际会展中心胜利召开。这是继去年北京成功召开之后由IC设计分会举办
本文提出了一种基于第三方的集成电路IP质量评测过程,基于第三方过程的IP评测案例分析表明,该过程能够有效地提高集成电路IP项目的可交付项质量。同时本论文使用该评测过程的应
日前,意法半导体(STMicroelectronics,简称ST)发布业界首款全数字功率放大器系统级芯片系列产品。新产品适用于汽车仪表盘内安装的音响系统控制面板。D类放大器的能效较模拟AB类
1引言晶体的主要组成部分是二氧化硅,俗称石英。石英具有非凡的机械和胝电特性,使得从19世纪40年代中期以来一直作为基本的时钟器件。如今,只要需要时钟的地方,工程师首先想到的