射频电路ESD防护优化设计

来源 :微电子学 | 被引量 : 0次 | 上传用户:fsdgvii
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
在0.18μm SiGe BiCMOS工艺下,设计了三种射频端口的ESD防护电路。在不影响ESD防护能力的前提下,通过串联多级二极管,可以显著提高射频电路的线性度。通过在二极管通路中串联LC谐振网络和大电感,在显著降低射频端口ESD防护电路插入损耗的同时还提高了射频电路的线性度。仿真结果表明,两级串联二极管结构可以将输入1dB压缩点提高至18.9 dBm。在16GHz频点,串联LC谐振网络设计和串联大电感设计分别可以将插入损耗减小0.5dB和0.9dB。
其他文献
延安新区以其规模巨大的平山造城工程而备受关注,其快速的工程建设及复杂的地质条件导致了广泛的地面沉降。利用小基线集合成孔径雷达干涉测量(small baseline subset interferometric synthetic aperture radar,SBAS-InSAR)技术对2016-05—2019-10期间获取的升轨Sentinel-1A数据进行处理,分析了延安新区工后地面沉降时空演