论文部分内容阅读
从优化电路结构出发,提出并设计了一种工作于3.8GHz的低噪声放大器。与传统级联结构相比,该电路引入了级间匹配网络。级间匹配网络的实现,可以使整个电路的功率增益、噪声系数等关键性能指标得到改善。电路采用0.25μm RF CMOS工艺制作,用Hspice软件对电路进行了模拟。结果表明,该电路的正向功率增益为15.67dB,NF为2.88dB,IIP3为-0.21dBm,功耗为25.79mW。