论文部分内容阅读
基于FPGA技术从CPU的取指令、译码到执行指令的软核实现,形成了一个CPU模型,可适用于EDA、《计算机组成原理》、《微机原理与汇编语言》等计算机专业课程的综合实验教学需求。用高速集成电路硬件描述语言(VHDL)完成简化16位CPU的设计,采用QuartusⅡ软件进行仿真,并给出主要的仿真结果。