论文部分内容阅读
随着大规模集成电路的不断发展,图像的并行处理技术也得到飞速发展。在基于Baker映射与Logistic映射的图像加密算法的基础上,根据硬件实现的需要做出改进,提出了用FPGA实现加解密算法的设计流程,获得了相比于软件实现更高的速度,满足了实时性的要求。给出了采用Xilinx公司型号为xc3s1000的FPGA芯片对一副128×128的8位灰度图进行加解密操作的结果。