论文部分内容阅读
当前,信号处理的一个明显特征是数字信号处理(DSP)技术的大量采用。在现代数字信号处理技术中,并行处理由于蕴含着提高处理速度和解决大规模问题的巨大潜力,已经成为这一领域的一个发展重点。由于数据传输和分配的速度常常不能与数字信号处理系统相匹配而成为实时信号处理的瓶颈,因此解决这一问题已成为充分发挥高速数字信号处理潜力的一个关键。 本设计的目的在于为一套SHARC并行处理阵列机提供高速的数据通道,使其能与模拟信号采集模块进行实时的数据传输。 本设计中采用了当前国际上先进的并行浮点DSP器件ADSP21060(SHARC)芯片,设计和实现了一个基于VME总线的数据采集扩展系统。该系统为SHARC并行阵列处理机和模拟信号采集模块之间提供了高速数据传输通道。本设计提供了6个LINK口进行数据传输,与SHARC阵列机有多种连接方式,能适应不同的算法要求;本系统有能力对模拟信号采集模块提供的数据进行预处理和一定量的运算;考虑到不同算法所需要的信号处理时间不同,为了保证不丢失实验数据,本系统可以进行一定量的数据存储。 本论文主要研究内容包括:1.数据采集扩展系统的研制。其中包括板子的总体设计,原理图设计、电路板设计,电路板焊装与调试。2.采用FPGA器件,并利用VHDL语言完成各部分逻辑接口的设计和对数据采集的控制。3.SHARC芯片的调试。既包括SHARC的引导程序编写,也包括通过LINK口进行数据的传输和读写操作。