论文部分内容阅读
雷达信号处理器是雷达系统的关键组成,现代战场上其面对的环境越来越复杂,面对的挑战越来越严峻,对雷达信号处理器的要求不仅是实时性,更要求其具有抗干扰、抗辐射等特性,数字化的阵列雷达信号处理因其具有诸多优秀的特性而成为一种发展的趋势。数字下变频(DDC)将模数转换器(ADC)采样后的数据混频到零频,滤除无用信息,并进行抽取操作,便于后级进行数字信号处理(DSP)。数字波束形成(DBF)能够对阵列天线接收的信息充分利用,通过加权运算,产生特定指向的波束,可以进行抑制干扰、波束扫描等操作。DDC和DBF是数字化阵列雷达信号处理器的关键单元,本文分别对其设计与实现进行了研究,主要工作有:1.根据雷达信号处理器的灵活性要求,运用有限状态机技术设计了可配置DDC。该设计可以实现滤波阶数、滤波系数和抽取倍数的可配置,并运用多通道FIR结构进行时分复用。对该DDC电路进行MATLAB和Modelsim联合仿真,并使用FPGA平台进行原型验证。基于SMIC 0.13μm的标准工艺库完成了逻辑综合、静态时序分析和形式验证,频率可达166MHz,面积为609035μm2。2.根据雷达信号处理器的低成本要求,设计了低成本DDC。将混频、滤波和抽取三个模块合并,提出了多相混频抽取滤波器,并运用多通道FIR结构进行时分复用,减小了面积,降低了成本。对该DDC电路进行MATLAB和Modelsim联合仿真,并使用FPGA平台进行原型验证。基于SMIC 0.13μm的标准工艺库完成了逻辑综合、静态时序分析和形式验证,频率可达166MHz,面积为177533μm2。3.根据雷达信号处理器的高速率要求,设计了高速率DDC。运用多相滤波结构对输入数据划分通道,实现了对高速率输入数据的下变频处理。对该DDC电路进行MATLAB和Modelsim联合仿真,并使用FPGA平台进行原型验证。基于SMIC0.13μm的标准工艺库完成了逻辑综合、静态时序分析和形式验证,频率可达1GHz,面积为376454μm2。4.根据DBF原理,对8阵元DBF进行了MATLAB建模。并运用最小均方差准则、最大信噪比准则和线性约束最小方差准则进行了8阵元自适应数字波束形成(ADBF)的MATLAB建模。对8阵元DBF进行电路设计,基于Virtex 4器件进行功能验证,综合后最高频率为270.53MHz。