论文部分内容阅读
作为电子通讯系统接收机中的一个重要模块的低噪声放大器,向着更低噪声、更宽频带的发展是必然趋势。本论文对超宽频带低噪声放大器进行研究,主要工作有:1.提出了一款超宽频带低噪声的放大器(UWB LNA)电路拓扑。在输入级,采用互补式共栅结构,实现了良好的输入匹配,采用gm-boosted电路结构,提高了LNA输入级增益。设计互补式共栅结构构成噪声抵消电路拓扑,抵消了互补式共栅结构的MOS管沟道噪声,使UWB LNA在宽的频带范围内实现了较低的噪声系数;输入级中插入的电感Lin,在宽频带范围内保证了LNA具有较好的增益平坦度。在UWB LNA的中间级,采用并联电感峰化技术,拓展了LNA的带宽,采用源极退化电感结构,提高了LNA线性度。输出级采用源极跟随器结构,为LNA提供了良好的输出阻抗匹配。基于0.18μm TSMC CMOS工艺,利用安捷伦公司的ADS(Advanced Design System)仿真工具对UWB LNA进行了仿真验证。结果表明,在4-10GHz范围内,LNA的噪声只有2.1-2.4dB,增益达到19.2±0.3dB;在9GHz时,输入三阶交调点(IIP3)达到-7dBm。在1.8V的电源电压下,低噪声放大器功耗为28.6mW。最后完成了所设计的UWB LNA的版图。2.设计了一款板级宽带低噪声放大器模块。选取Rogers4350B作为基板,选用murata公司的分立电感、电容和电阻作为LNA的无源器件,选用英飞凌BFP740作为有源器件。采用开路短截线串联电容和电感的结构实现了LNA的输入匹配,采用开路短截线串联电容实现了输出匹配。利用ADS绘制仿真电路图,调入元件模型进行预布局布线,然后生成版图并优化版图布局,运用ADS中的Momentum工具对PCB进行了版图和器件的电磁联合仿真。结果显示,在3-5GHz范围内,放大器绝对稳定,增益S21介于18-20.67dB之间,S11和S22均小于-10dB,电路的整体噪声系数介于1.1-3dB之间。仿真结果与设计构思相吻合。3.运用Altium Designer电路设计软件进行了板级放大器的版图的绘制,并完成了板级宽带低噪声放大器的设计和制作。最后利用安捷伦N5230A矢量网络分析仪进行了S参数测试。