论文部分内容阅读
随着信息化技术的发展以及公民健康意识的增强,植入式医疗设备的研究成为热点。模数转换器(ADC)作为系统中关键的模块,要求其具有高精度、低功耗的性能。在众多ADC结构中,逐次逼近型(SAR)ADC由于其结构简单以及较高的能量利用效率,是实现该目标的较佳选择。本文基于55nm CMOS工艺,设计了一款工作在0.6V电源电压下,12位10kS/s的超低功耗SAR ADC。首先,为了降低比较器的功耗,本文通过分析传统vcm-based SAR ADC的逐次逼近过程中DAC输出电压差的变化规律,提出了电压窗口原理,针对不同幅度的DAC输出电压差采用不同精度的比较器进行比较判断。并在此基础上提出了应用了电压窗口技术的超低功耗SAR ADC结构。其次,在Matlab中对本文提出的超低功耗SAR ADC进行系统建模仿真,验证了结构的正确性。为了获得较优的系统性能,本文分析了超低功耗SAR ADC中一些非理想因素对系统性能的影响。主要包括电荷再分配型DAC中电容的失配以及噪声,前置放大器以及可再生锁存器的等效输入失调电压以及输入噪声,窗口电压的尺寸等。并将这些非理想因素引入到ADC系统模型中进行仿真,确定各个非理想因素的系统容忍范围,以此为参考指导各个模块的电路级设计。再次,本文针对SAR ADC中的各个模块进行了超低功耗设计。将电源电压降低到0.6V,并采用堆栈晶体管结构以及多阈值电压晶体管的方法有效降低了数字电路的功耗。但是低电源电压会降低采样开关的线性度,为此本文采用时钟倍压技术,提高采样开关的栅压来提高采样开关的线性度。最后,基于仿真工具Hspice对本文设计的超低功耗SAR ADC进行前仿真。仿真结果表明,在10kS/s的采样频率下,ADC的无杂散动态范围SFDR为83.9dB,信噪失真比SNDR为73.2dB,有效位数ENOB为11.87bits,功耗为287.3nW,FoM值为7.68fJ/Conv。窗口电压技术有效的降低了76.24%的比较器功耗,并因此降低了50.34%的系统总功耗。此外,本文基于55nm CMOS工艺完成了超低功耗SAR ADC版图的实现,并对ADC进行了后仿验证。后仿结果表明:在10kS/s的采样频率下,ADC的SFDR为77.8dB,SNDR为69.3dB,ENOB为11.22bits,功耗为624nW,FoM值为26.17fJ/Conv,达到了超低功耗的水平。最终完成的核心版图面积为435×210μm2。