【摘 要】
:
在高速ADC中,高精度的时钟是整个芯片正常工作的保证,为了解决片外时钟的噪声、延时以及频率单一等问题,就需要在高速ADC中嵌入一个高精度的时钟发生器,来满足高速ADC对于时
论文部分内容阅读
在高速ADC中,高精度的时钟是整个芯片正常工作的保证,为了解决片外时钟的噪声、延时以及频率单一等问题,就需要在高速ADC中嵌入一个高精度的时钟发生器,来满足高速ADC对于时序的要求。基于锁相环的时钟发生器是一个可产生当今系统中所需的各种频率的低成本高效率方案,能够达到对于延迟和抖动等重要参数的更严格要求,但随着时钟频率的提高,锁相环的设计难度不断加大,而且功耗问题也尤为突出,在高频情况下更是如此。因此对于时钟发生器来说,提出新的设计方案就很有实用价值。本课题就是针对这一问题,综合考虑延时、功耗、面积等各种重要因素,设计了一种适用于500M Hz pipleline ADC的时钟发生器。本次设计采用TSMC 0.18 m m工艺实现,在延迟锁相环的基础上进行了重新设计,降低了时钟发生器的设计难度和功耗,设计主要分为三个模块:时钟缓冲电路、时钟占空比调节电路和时钟分频电路。时钟缓冲器采用差分Bicmos结构实现,可以有效的对时钟信号进行放大,提高时钟信号的驱动能力;时钟占空比调节电路采用基于延迟锁相环的改进电路来实现,主要分为频率合成器、电荷泵检测电路、延迟电路和整形器,其功能是用来调节外部时钟的占空比,以达到ADC对于时钟精度的要求;时钟分频电路主要完成对时钟信号进行分频的功能。当时钟发生器开始工作时,来自外部的时钟信号,经过时钟发生器的处理后,得到稳定的占空比为50%的时钟信号,作为采样保持电路的控制信号和其他ADC模块的时钟同步信号。
其他文献
当今社会是一个互联网的时代,利用网络进行信息交互式这个时代的一大特色,但是在实际的使用过程中,往往会有不法分子利用系统漏洞、木马病毒的手段来窃取信息,致使用户和企业
<正>一、教学基本信息(一)课题。展开与折叠(北师版-五年级数学下册第二章课题二)(二)课型与课时。课型:新授课课时:第一课时(40分钟)(三)教材分析。"展开与折叠"这一教学内
美国创业教育正在经历一个范式转变,一些大学开始形成以创业教育、科研创新与技术转化为基础的创业生态系统。大学创业生态系统内部由参与主体、正规课程、课外活动和资本四
随着过期矿业权、政策性退出矿业权等不断积累,大量的矿业权有待处置注销,但现有政策仅规定了依申请注销的办理程序,通过对矿业权注销的难点问题进行梳理、对相关法律法规进
导数在数学学习中不仅衔接初等和高等的数学知识,而且成为数学中多块内容间联系的媒介,是有效解决数学问题的工具,也是高考数学试题中的考查热点。本文通过对高考数学中的导
党史教育工作者,要时刻牢记工作的神圣职责,充分认识党校开展党史教育的重要性,与时俱进,增加党史教育经费,努力改善党校党史的教育条件,提高党史教育教师的自身素质,强化党
近些年来,我国水果产业的发展势头较为迅猛,水果产业的产量增长较快,品种日益丰富,水果出口量与进口量也在逐年递增。不可否认,我国水果产业的发展为我国的经济发展贡献良多,
选取焦作矿区为研究区,利用矿区1980—2015年5期影像数据,提取矿区5期景观类型数据,并结合相关社会经济数据,分析了矿区景观格局演变及其驱动力。结果表明:35年间矿区耕地面
电子商务作为帮助精准扶贫的新生力量,对促进贫困地区内外资源的有效对接、利润空间的增加、农村内生力量的培养有着很大的帮助,但在推进过程中还存在数据不能做到定位准确、