论文部分内容阅读
VML(电压模式逻辑)是一种高速差分接口技术,它具有高速、低噪声、低功耗、低成本等优点,在千兆位串行器解串器(Serdes)芯片中获得了广泛的应用。本文首先详细介绍了几种常用的高速差分接口技术LVDS、CML、LVPECL,然后将VML技术与它们进行比较,最终确定了以VML技术设计一款用于Serdes的收发器电路。电路采用TSMC 0.13um CMOS 1P7M工艺实现,可传输速率最高达2.7Gbps的串行数据。发送器VML主体驱动电路采用自偏置差分放大器及负反馈技术实现。由于信号在信道中传输时不可避免会有高频衰减,对输出差分信号进行了强度可调的预加重。针对Serdes芯片内核电平与I/O接口电平不同,设计了电平转换电路,仿真结果表明,工作频率为1.5GHz时输出信号占空比为50.7%。接收器VML高速采样接收电路选用了共模和差模输入范围比较大的基于敏感放大器的触发器实现,仿真结果表明,其传输延时Tcq只有147pS。为了保持信道阻抗的一致性,加入了片内阻抗匹配电路。最后,针对收发器系统中可能会出现各种错误状态,在接收器加入了信号丢失检测电路。论文最后给出了最终实现的收发器版图,并基于整个Serdes芯片使用安捷伦Infiniium 91304A示波器对收发器进行了测试,结果表明,本芯片在传输速率为1.5Gbps时收发器基本功能正确。