论文部分内容阅读
目前,跳频通信技术正在迅速发展,并在电子对抗,无线局域网(WLAN)等领域得到了广泛的应用.但是传统的跳频发射系统存在着硬件复杂,基带及中频调制的集成度不高,整个系统的软件化程度较低,难以升级等缺点.本着探索精神,研制了一种实验性的跳频发射系统.首先,该文介绍了码变型调制技术,根据自己的分析对该技术做了完善.并且在此技术的基础上设计并实现了一个完整的跳频发射实验系统.第二,首次使用VerilogHDL硬件描述语言在一块FPGA上成功实现了基带与调制的片上系统(SOC).而且,还完成了以MC145152为核心器件的频率合成器的设计与测试,并依据实验数据,总结了锁相式频率合成器的设计经验及改进方法.最后,将基带与调制的片上系统和MC145152频率合成器相连,组成了一个完整的跳频发射实验系统.