论文部分内容阅读
物联网技术被誉为当前新一轮经济与科技发展的战略制高点之一,正在成为新兴产业的重要组成部分。作为物联网中信息感知技术的核心,射频识别(RFID)技术正得到越来越广泛的关注。超高频射频识别系统(UHF RFID)相较于低频系统有着识别距离远、读写速度快等优势,近年来在交通、智能农业等领域得到大范围应用。为降低成本及功耗,超高频RFID阅读器小型化研究正逐步展开。本文以超高频与微波RFID阅读器射频芯片研发设计项目为依托,在深入研究ISO/IEC18000-6C协议的基础上,提出了阅读器数字基带系统框架结构,对其关键模块进行电路设计及FPGA验证。本文首先介绍射频识别技术电磁学原理,并对ISO/IEC18000-6C标准进行分析。在对协议分析的基础上,将阅读器数字基带系统分为发送链路模块、接收链路模块以及链路控制模块三个部分,并对发送链路及接收链路中的数据编码方式及滤波器设计进行Simulink建模仿真,以此确定系统架构的可行性。在对链路编码分析的基础上实现多速率PIE编码及FM0/Miller解码功能,在整形滤波器设计中采用乘累加结构形式,并通过移位累加、CSD编码等优化措施,减少了资源使用率。为降低返回信号由于噪声导致判决后位宽不一致对解码模块的影响,采用串并转换模块实现对符号位宽的自动调整。控制链路模块采用有限状态机实现并依据DigRF接口标准实现芯片与外部的通信。使用ModelSim SE6.5及Altera公司的EP2C8Q208C8N对关键模块进行仿真及测试,结果表明该数字基带符合ISO/IEC18000-6C标准要求,本设计为实现单芯片UHF RFID阅读器提供了设计参考。