论文部分内容阅读
在设计高性能Loran-C数字接收机过程中需要能模拟各种干扰环境下的Loran-C脉冲信号的发生器,利用传统的模拟或数字电路产生Loran-C脉冲信号,存在着实现困难、误差较大、不易调整和难于叠加环境干扰信号的缺点。随着现代电子技术和VLSI技术的发展,利用大规模可编程门阵列(FPGA, Field Programmable Gate Array)与直接频率合成技术(DDS, Direct Digital Synthesizer)相结合可以极大地提高函数发生器的性能,降低开发难度。为此,论文在详细研究前人在Loran-C信号模拟源的研究和设计的基础之上,研究了FPGA和DDS相结合的技术,并以此进行了Loran-C信号发生器的设计与实现。论文以利用FPGA和DDS技术相结合的方式设计实现Loran-C信号发生器为主要内容。首先,简要介绍了Loran-C无线电导航系统和DDS技术的国内外研究现状和研究意义,接着详细阐述了Loran-C系统的数据结构和DDS技术的基本原理。然后,在分析信号发生器的设计要求的基础上,确定了本信号发生器采用以FPGA为核心处理器构架的方案,并基于FPGA+DSP构架实现了该信号发生器。其中FPGA芯片选用的是Xilinx公司Virtex-5系列的XC5VSX50TFF665,作为信号模拟源的信号发生器完成Loran-C信号波形的合成与台链信号的控制逻辑生成;DSP芯片选用TI公司TMS320C6713作为主控器,完成对时间信号根据Loran-C信号报文格式进行编码传送到FPGA以控制Loran-C台链信号的发生。在硬件设计时,论文给出了信号发生器的总体框图并详述了信号发生器的工作原理以及选用的主要芯片的特点和硬件系统中主要模块的设计,使用PADS2005设计了信号发生器的硬件原理图并绘制了PCB图,在利用PADSLogic软件完成系统的原理图设计之后,利用HyperLynx7.5对系统重要高速信号线进行仿真,证明了系统原理图设计是正确可靠的,确保了硬件设计正确实现。论文的最后根据Loran-C脉冲信号的波形理论采用DDS技术在信号发生器上设计实现了一个Loran-C脉冲信号发生模块并产生了标准的Loran-C脉冲信号。