论文部分内容阅读
时间序列控制仪是武器外弹道多站点测试试验和战斗部静爆试验的重要技术装备之一。论文总结了传统时间序列控制仪优缺点,针对传统时间序列控制仪延时通道少,智能化程度低,不便于携带,延时精度差的缺点,按照某单位兵器试验要求,在模块化设计思想的指导下,设计了一种多路时间序列控制仪。1)论文研究和分析了现有时间序列控制技术的发展现状,论述了时间序列控制仪的工作原理,采用单片机配合可编程逻辑器件的时序控制方法设计了多路时间序列控制仪的总体方案。2)完成了多路时间序列控制仪硬件电路和时序控制逻辑电路设计,对时序控制逻辑电路进行了功能和时序仿真。多路时序控制仪硬件电路由主单片机控制单元、时序控制单元、输入信号隔离单元、输出信号隔离和驱动单元组成。时序控制逻辑电路内嵌到时序控制单元的FPGA内部,完成输入触发信号的时序控制和延时时刻触发信号的输出,包括输入触发信号调理模块、地址译码控制模块、延时时间锁存模块、时序控制模块和脉宽整形模块。3)设计了多路时序控制仪控制程序,由主单片机程序和从单片机程序组成,实现脱机模式和联机模式下延时时间的获取和装载,控制仪器整体和各模块的工作状态。4)设计了多路时间序列控制仪的前、后面板,完成了多路时间序列控制仪样机设计;列出了影响多路时间序列控制仪精度的因素,并进行了相应的误差分析。在实验室模拟真实现场测试环境对设计的样机进行了系统调试和相应的测试试验。结果表明,设计的多路时间序列控制仪延时通道多、便于携带、智能化程度和延时精度高,满足提出的各项技术指标。