论文部分内容阅读
近年来,随着物联网产业的迅猛发展,射频识别技术(RFID)越来越受关注,并得到了广泛的应用和发展。在超高频频段,目前国际上主流的标准协议为ISO18000-6C,为适应RFID的发展和加快物联网的建设,我国也开始了协议的研究,并于2014年开始实施了UHF RFID国家标准GB/T29768-2013。因此,本项目意在研究一款既支持ISO 18000-6C国际标准协议,又支持国家标准GB/T29768-2013两种协议的UHF RFID读写器,既能满足国际市场的需求,又兼具本土产品的适用性,其具有很大的发展市场和意义。本文所做的便是该项目的一个子课题,双模单芯片UHF RFID读写器数字基带接收链路的设计与实现。首先,本文详细分析和对比ISO 18000-6C和GB/T29768-2013两种协议,包括发射链路、接收链路、通信指令以及防碰撞机制等,详细讨论接收链路。在此协议基础上,对整个数字基带进行系统分析,详细分析数字基带接收链路,并进行指标的设计以及整个数字基带接收链路的架构设计。接着,以模块化设计为主要方法,对数字基带接收链路和与接收链路相关的控制单元模块进行分析和设计,并进行verilog实现和功能仿真。数字基带接收链路模块包括码元同步模块、解码模块和CRC校验模块。读写器数字基带接收链路相关的控制单元模块包括协议控制信号处理单元、接口模块和接收FIFO单元。其中码元同步模块是整个数字基带接收链路的重点和难点,采用一种新颖的改进型的边沿过零检测型结构,在10 dB SNR的数字基带信号下能够正确同步和判决。该结构性能满足要求,具有面积资源消耗少、易实现、同步速度快等优点。最后,通过FPGA测试平台的搭建,采用Altera公司Stratix III系列的EP3SL150F1152C2与读写器射频模拟模块联合搭建成一套完整的读写器系统,来实际验证我们设计的数字基带接收链路,并将通过验证的数字基带接收链路在SMIC 0.13μm工艺上进行芯片实现。其中读写器数字基带接收链路版图大小为280228μm2,提取版图寄生参数后的仿真结果满足设计要求。