论文部分内容阅读
随着航空航天技术的快速发展,数据记录器已被广泛应用于飞行器的飞行试验当中。它主要负责完成采集存储飞行器在飞行过程中的环境参数和工作状态,待飞行器飞行结束返回陆地后,将数据记录器硬回收,读取数据用于分析飞行器系统的性能和故障,从而改进飞行器设计。本文设计的可加密混合编码数据记录器用于某航天飞行器的飞行试验,完成采集并存储飞行过程中的噪声信号、冲击信号和PCM码流。本文介绍了课题来源和研究意义,调研了数据记录器国内外研究现状。根据任务要求,以匹配度高、可靠性强为设计原则,采用模块化设计思想,提出了数据记录器的总体设计方案。根据方案,需要完成以下工作:(1)以FPGA为逻辑控制单元,控制ADS8365采集6路模拟信号,通过RS-422接口接收1路PCM码流。(2)在FPGA内部完成模拟信号数据和数字信号数据的混合编码后,使用AES加密算法对数据进行加密处理。(3)选用三星公司的NAND型FLASH作为存储介质,采用双平面技术对Flash进行读擦写,完成数据的存储。(4)采用LVDS通信技术,连接读数监控装置和数据记录器,负责传输命令和数据。最后通过大量的地面试验,测试数据记录器的性能。使用上位机进行数据分析显示,模拟信号波形正确、数字信号没有误码、没有丢数。试验结果表明,系统性能稳定,可靠性高,满足任务要求。