论文部分内容阅读
电压监测仪是一款具有对电力系统正常运行状态缓慢变化所引起的电压偏差进行连续监测、统计功能的电子式仪器或仪表。作为监测电压质量的重要工具,其可靠性和精确性对电量准确无误的统计、保证电网的安全供电发挥着至关重要的作用。然而伴随着电压监测仪的长期使用,仪表器件的老化、参数的温漂、外界环境影响等因素均会导致电压监测仪的测量准度降低,因此需要对其进行定期的检验。本文正是针对这一问题,设计开发了一款基于FPGA (Field Programmable Gate Array)的直接数字合成(Direct Digital Synthesis,DDS)技术的电压监测仪检验装置,保证电压监测仪得到及时准确的检验。首先,本文介绍了课题的选题背景及国内外的研究现状,给出电压监测仪检验装置的技术指标。其次,讲述了该装置实现的功能和工作流程,并陈述了系统总体结构设计方案。再次,论述了直接数字频率合成技术(DDS)的工作原理,从相位的概念出发按一定的相位间隔,将待产生波形幅度的二进制数据存储于高速存储器作为查找表进行频率合成,使输出相位连续,提高了频率分辨率。然后,详细阐述了FPGA外围电路、D/A数模转换电路、滤波电路、功率放大电路的设计方案;并利用Multisim软件对各部分电路进行了理论仿真试验,结果表明所设计的电压监测仪检验装置方案的可行性。最后,在研发的试验样机上进行了测试,结果表明设计的检验装置能够产生精度为0.05级的标准电压源,并能够动态地显示信号频率以及正弦信号电压的瞬时值。设计装置输出信号的频率、相位、幅值可调,并且精度和抗干扰性等技术性能指标基本上达到了预期的设计目标。