论文部分内容阅读
全数字接收机在软件无线电的概念提出后得到了快速的发展,根据其思想,在通信系统的设计实现中就是要把A/D、D/A放在离天线更近的地方。对于多体制数字接收机实验系统来说,它将多种速率、多种调制解调方式、多种编译码、任意路复用结合在一起,实现内容广泛。而在实验室现有通信实验设备中,每个实验单元独立运行且功能单一,无法完成系统级的实验操作。本文总结上述通信实验设备的不足,利用FPGA的集成度高和现场可编程的特点,设计出具有可验证性的系统性的多体制数字接收机实验系统。本文设计并实现了一个既有别于传统实验箱又不同于实际通信系统的多体制通用数字无线通信的实验系统,可提供开放具有可操作性的软件、硬件平台。学生在本实验系统中不仅能够完成现有单独模块的实验内容,还能够进行模块间及系统级的通信实验内容,同时也可以自己动手进行设计和验证,这对帮助学生理解其知识和培养实践动手能力大有帮助。本文根据通信系统的基本模型,将此次设计的多体制数字接收机划分以下部分:中频解调同步模块、下变频模块、解交织模块、译码模块及分接模块,另外根据系统的需要,同时还设计了载波发生器模块、系统时钟分频模块和控制解析模块。在中频解调同步模块中,为了节省FPGA内部资源,对ASK、FSK、DPSK和QPSK信号都采用统一的相干解调方式,利用全数字COSTAS环载波提取技术及GARDNER位同步算法进行中频解调与同步。在译码模块中,对通信原理课程中的汉明编码和奇偶校验码两个基本编译码方式进行了设计与实现。分接模块中运用时分复用的思想,可完成对2-32路信号帧的任意路分接。载波发生器利用DDS技术,可生成高频率分辨率的任意形状的波形。本文根据通信工程专业课程的相关内容以及相关文献,提炼出数字接收机中各个模块的模型,对各个模型在FPGA中进行设计与实现。同时,针对数字接收机中个模块需要的资源不同,选取合适的FPGA芯片并给出其硬件电路设计。最后给出了各模块在FPGA内部的实现过程,对本次设计的数字接收机进行系统仿真、测试与分析。测试结果显示,能够完成对接收信号的同步解调、基带译码和分接等,功能和指标均满足设计要求。