论文部分内容阅读
随着信息时代的快速发展,信息的传输量及传输速率均在日益增大,串行器/解串器(SerDes)便是在这样的背景下逐渐成为了数据传输系统中最常用的结构之一。另一方面,因自适应判决反馈均衡器能够处理由信道的有限带宽、串扰、阻抗非连续导致的反射等非理想特性所造成的码间干扰,以及信道特性随时间变化等不利因素对传输信号的损害,其也逐渐成为了SerDes系统的主要模块之一。
本文在详细讨论了码间干扰产生的机理并分析了各种均衡器结构的优劣特性之后,重点阐述了数字域的自适应判决反馈均衡器的设计和实现。本文基于TSMC0.18umCMOS工艺,为高速SerDes接收机设计并实现了一个6.25Gb/s、2抽头的自适应判决反馈均衡器。它主要包括半速率判决反馈均衡电路及系数更新电路。为达到高的工作速率,判决反馈均衡电路采用了半速率结构,并采用工作速率较高的电流模(Current ModelLogic,CML)逻辑设计了其主要的子模块;系数更新电路则主要由误差检测模块、存储抽头系数的上/下计数器及数模转换器3个子模块组成。此外还详细介绍了本系统的偏置电路设计,其由带隙基准参考源及电压转电流模块组成。
本文设计的自适应判决反馈均衡器已经流片,并完成了在片测试。测试结果表明,在输入数据速率为6.25Gb/s、系统时钟频率为3.125GHz的条件下,自适应算法在均衡的过程中能起到一定的作用,初步达到了设计要求。在对测试结果进行分析与讨论之后,本文还给出了自适应算法和电路改进的初步方案和仿真结果,这些都有助于今后高速均衡器的设计和实现。