论文部分内容阅读
作为无源雷达信号处理系统的关键部件,本课题先是阐述了高速数据采集卡ICS554的硬件功能和操作模式,并着重介绍了FPGA模块的特点及其资源情况。接着分别介绍了FIR数字滤波器和FFT处理器的基本原理,结合上述FPGA芯片的特点,基于模块化的设计思想,提出了一种实现这两个信号处理器的硬件方案。其中本课题的创新点在于对FIR数字滤波器的抽头系数采用SD编码,和对FFT蝶形运算符的处理。在ISE环境中编写Verilog HDL代码,进行综合仿真,仿真结果验证了该方案的正确性。与传统的信号处理器相比,本课题设计的信号处理器具有灵活性好、易扩展、处理速度快、实时性好、占用资源少等特点。