基于System Verilog Assertions的全局Cache的形式化验证

被引量 : 0次 | 上传用户:fcfy99
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着半导体工艺的进步,片上存储器的设计容量和复杂度日益增加,传统的功能验证方法面临着验证正确性、效率、完备性等方面挑战。采用基于System Verilog Assertions的方法对全局Cache进行形式化验证。利用形式化验证工具Incisive Formal Verifier自动产生符合约束的激励后,对测试表达式进行实时监控、检测,并在断言违反处报错、给出反例波形。通过形式化验证和传统验证的对比实验,得到在模块级层次上形式化验证的模拟效率总体高于传统验证的结论。
其他文献
为匹配传统的沼气发酵装置运行条件,秸秆作为沼气发酵原料在工程化运行中一般需经过粉碎预处理程序而使工程运行复杂,同时发酵产气不连续稳定。本文结合我国农业机械化发展现状,设计研究适合机械化收割获得的段状秸秆(粒径为3050mm)为原料的沼气发酵装置,减少复杂的原料预处理程序,研究装置运行最佳回流比例和发酵负荷,以期实现段状秸秆在沼气发酵装置中简单运行、连续稳定产气,对装置的工程应用进行经济效益评估,为
紫龙金片是中新药业天津隆顺榕制药厂与北京大学临床肿瘤学院合作开发研制,国家药品监督管理局2001年批准生产的三类抗癌新药,同年上市.
期刊
根据瞬变电磁法原理及其信号特点.研制了时间域航空电磁微弱信号的数据采集器。利用LabVIEW图形化编程语言及其在数据采集、实时数据检测方面的优越性,设计了微弱信号数据采集
为解决复杂大规模预测控制系统在线计算复杂的问题。提出了一种基于纳什最优的分布式预测函数控制优化算法。给出了具体的计算过程,同时分析了这种算法的收敛条件。该算法结合