基于内容可寻址存储器的存储器内建自修复方法

来源 :第五届中国测试学术会议 | 被引量 : 0次 | 上传用户:oswaldhui
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着缺陷密度增加,在存储器中设计冗余行或冗余列替换有缺陷的存储器单元,成为提高存储器成品率的常用方法。然而基于冗余行或冗余列的修复方法不仅对冗余资源的利用率较低,冗余分析算法较复杂,且受限于存储器生产厂商提供的冗余资源结构.本文提出了一种使用内容可寻址存储器作为冗余字来替代故障字,使用冗余行和冗余列分别修复行/列地址译码故障的修复方法。本文所提的冗余设计和分配方案简单易行,冗余资源和CAM的面积开销小,不仅便于扩展到不同类型的存储器,且不受限于厂商提供的冗余资源,且对高失效密度存储器具有更好的修复效果.实验结果表明,这种修复方法在获得同样修复效率的情况下,冗余资源和CAM面积开销最小为已有二维冗余修复方法的25%左右.
其他文献
随着基于IP核复用的SoC设计方法学的发展和IP核产品市场的不断扩大,对于国内芯片设计业来说,IP核质量问题带来的风险变得日益突出.本文以国家IP核标准为基础,介绍了CSIP建立的IP核评测与认证系统CQIP2.0,并努力用其去解决IP核质量难以评估的问题,形成业内IP核质量评测标准,促进芯片设计业的发展.
GUI测试包含以下三个最主要的要素:覆盖准则、测试预测、测试用例或测试集.本文将总结GUI测试中影响GUI测试效率的主要因素,并对今后研究的方向进行了展望.
目前,设计验证的质量主要通过代码覆盖率、功能覆盖率等多种覆盖率手段进行评估.但是覆盖率评估存在着自身的问题,如:代码覆盖率并不能真实地反映设计的错误覆盖率,而功能覆盖率的功能点选择太过依赖于验证工程师的经验.本文提出了在设计的RTL进行错误注入的方法,通过在待测设计中进行错误注入,生成若干带错误的设计文件,在这些带错误设计中依次运行测试集,最终计算出错误覆盖率。由于注入的模型化错误能够直接地模拟实
本文针对片上网络(NoC)系统的测试,提出了一种单向的虚拟测试总线(uVTB)测试访问机制.通过对NoC系统中的路由器(router)进行DFT处理,uVTB测试访问机制能够为内嵌核提供虚拟的测试路径.通过这些虚拟的测试通路,uVTB可以像传统的SoC测试访问机制一样保证测试数据流的连续与稳定.此外与NoC重用测试访问机制不同,uVTB的实现与系统协议无关,因此可以消除由NoC协议所导致的冗余测试
在行为级考虑可测性的综合,已经成为测试领域研究的热点.目前已有的一些行为级可测性综合平台,由于其商业化的本质,使得用户无法在综合过程中任意对调度与分配算法进行修改.本文主要是在已建立的行为级可测性综合开放平台架构体系中,在VC 6.0开发平台上,实现了综合模块的功能,即从数据流图到寄存器传输级(RTL)verilog语言的描述.
针对系统级芯片(SoC)测试壳优化和测试访问机制的测试总线划分问题,提出了基于蚁群算法的SoC中Wrapper/TAM联合最优化方法,用于缩短最长扫描链长度,并减少SoC的测试时间.对ITC2002基准SoC电路进行测试优化实验,结果表明此算法能有效解决SoC测试优化问题,与算法设计目标较为符合.
为了提高性能,Java内存模型允许编译器在优化过程中改变代码的执行顺序,缓存技术也会造成共享数据的更新顺序与本来的执行顺序不同.在多线程Java并发程序中,这些乱序执行会引起很多难以发现的错误.现有的Java程序模型检测技术并没有考虑这些顺序改变的问题。因此,提出了一种建立包含多线程交互及线程内代码乱序执行的完整模型,并利用模型检测工具进行穷举检测的算法。该算法可以发现原有技术无法发现的新问题,更
软件测试是保证软件质量的重要手段,随着迭代式软件生命周期模型的流行,软件测试过程逐渐成为贯穿整个软件产品研发周期的复杂过程.为了更好的管理软件测试过程,确保测试活动的稳定性和有效性,必须采用基于度量的量化管理模式对软件测试过程进行有效的监督、严格的控制以及持续的改进,这就需要确保度量数据的有效性和真实性,以及度量分析方法的实用性和正确性。本文针对上述问题提出了一个基于SPC技术的软件测试过程度量和
本文提出了一种启发式划分测试用例选择策略.该策略在待测软件参数已知的条件下,平衡测试成本与软件失效风险损失,利用一种启发式随机优化方法——交叉熵方法,通过调整各个子域中测试用例选择的概率分布,以软件测试总费用最小为测试目标选择测试用例.与其它三种选择策略比较结果表明该测试用例选择策略要优,能够有效地降低测试用例集的平均测试总费用和平均失效风险损失,提高划分测试的有效性。
随着纳米制造工艺在高性能处理器制造中的广泛应用,集成电路特征尺寸进一步减小、电源电压不断降低和运行频率日益升高,使得瞬态故障日益成为处理器设计面临的严峻挑战。本文结合一款多核处理器,采用故障注入法进行瞬态故障敏感性分析.实验结果表明,多核处理器中寄存器文件、取指队列和重定序缓冲的瞬态故障敏感性较高,平均结构敏感因子接近15%,这对设计者如何提高多核处理器可靠性提供了一定的指导意义。